芯准AS6802 IP核基于SAE AS6802时间同步协议,兼容标准以太网功能,实现基于CM/SM/SC角色的时钟同步PCF帧处理, 并在同步协议的基础上,增加全状态数据采集的同步状态回溯以及硬件故障注入功能,支持模拟全部失效模型,方便用户进行学术研究以及组网调试。
AS6802
完全符合AS6802协议规范
多种角色
支持SM、CM、SC的同步角色配置与转换
高可靠
采用冗余、高完整性设计,支持多种故障模型
名称 | 参数 |
---|---|
产品特性 |
支持同步状态监控回溯 支持故障注入功能,可模拟全部失效模型 支持高完整性和标准完整性 支持时间同步精度小于100ns 支持的集成周期最小为1ms 支持双冗余网络拓扑 |
兼容标准 |
IEEE 802.3 SAE AS6802 |
已验证平台 |
Arria 10 FPGA(Altera) Kintex7 FPGA(Xilinx) PGT180H FPGA(紫光同创) |
配套软件 |
芯准用户配置软件 芯准监控分析软件 |